精確狙擊客戶:制造業(yè)從“燒錢”到“賺錢”
智驅(qū)搜索推廣:精細(xì)化運(yùn)營(yíng)破局指南
福州商家玩轉(zhuǎn)短視頻,營(yíng)銷邏輯再升級(jí)
福州智造線上煥新:數(shù)字營(yíng)銷撬動(dòng)增長(zhǎng)引擎
靜默變革:AI+SEO激發(fā)中小微獲客力
價(jià)值精耕新戰(zhàn)場(chǎng):穿透心智的創(chuàng)意深度變革
全域精確觸達(dá):搜索營(yíng)銷雙輪驅(qū)動(dòng)增長(zhǎng)白皮書
數(shù)據(jù)冷流量→熱轉(zhuǎn)化:AI如何重構(gòu)線上信任鏈條
??算法+AR:商業(yè)連接的隱形手術(shù)刀?
長(zhǎng)尾滲透全球化,中小企業(yè)搜索洼地突圍!
4)將Vref的去耦電容靠近Vref管腳擺放;Vtt的去耦電容擺放在遠(yuǎn)的一個(gè)SDRAM外端;VDD的去耦電容需要靠近器件擺放。小電容值的去耦電容需要更靠近器件擺放。正確的去耦設(shè)計(jì)中,并不是所有的去耦電容都是靠近器件擺放的。所有的去耦電容的管腳都需要扇出后走線,這樣可以減少阻抗,通常,兩端段的扇出走線會(huì)垂直于電容布線。5)當(dāng)切換平面層時(shí),盡量做到長(zhǎng)度匹配和加入一些地過(guò)孔,這些事先應(yīng)該在EDA工具里進(jìn)行很好的仿真。通常,在時(shí)域分析來(lái)看,差分線的正負(fù)兩根線要做到延時(shí)匹配,保證其誤差在+/-2ps,而其它的信號(hào)要做到+/-10ps。DDR信號(hào)的眼圖模板要求那些定義;信號(hào)完整性測(cè)試DDR測(cè)試維保
對(duì)于DDR2-800,這所有的拓?fù)浣Y(jié)構(gòu)都適用,只是有少許的差別。然而,也是知道的,菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)被證明在SI方面是具有優(yōu)勢(shì)的。對(duì)于超過(guò)兩片的SDRAM,通常,是根據(jù)器件的擺放方式不同而選擇相應(yīng)的拓?fù)浣Y(jié)構(gòu)。圖3顯示了不同擺放方式而特殊設(shè)計(jì)的拓?fù)浣Y(jié)構(gòu),在這些拓?fù)浣Y(jié)構(gòu)中,只有A和D是適合4層板的PCB設(shè)計(jì)。然而,對(duì)于DDR2-800,所列的這些拓?fù)浣Y(jié)構(gòu)都能滿足其波形的完整性,而在DDR3的設(shè)計(jì)中,特別是在1600Mbps時(shí),則只有D是滿足設(shè)計(jì)的。信號(hào)完整性測(cè)試DDR測(cè)試維保DDR4信號(hào)完整性測(cè)試案例;
DDR測(cè)試DDR/LPDDR簡(jiǎn)介目前在計(jì)算機(jī)主板和各種嵌入式的應(yīng)用中,存儲(chǔ)器是必不可少的。常用的存儲(chǔ)器有兩種:一種是非易失性的,即掉電不會(huì)丟失數(shù)據(jù),常用的有Flash(閃存)或者ROM(Read-OnlyMemory),這種存儲(chǔ)器速度較慢,主要用于存儲(chǔ)程序代碼、文件以及長(zhǎng)久的數(shù)據(jù)信息等;另一種是易失性的,即掉電會(huì)丟失數(shù)據(jù),常用的有RAM(RandomAccessMemory,隨機(jī)存儲(chǔ)器),這種存儲(chǔ)器運(yùn)行速度較快,主要用于程序運(yùn)行時(shí)的程序或者數(shù)據(jù)緩存等。圖5.1是市面上一些主流存儲(chǔ)器類型的劃分
DDR應(yīng)用現(xiàn)狀隨著近十年以來(lái)智能手機(jī)、智能電視、AI技術(shù)的風(fēng)起云涌,人們對(duì)容量更高、速度更快、能耗更低、物理尺寸更小的嵌入式和計(jì)算機(jī)存儲(chǔ)器的需求不斷提高,DDRSDRAM也不斷地響應(yīng)市場(chǎng)的需求和技術(shù)的升級(jí)推陳出新。目前,用于主存的DDRSDRAM系列的芯片已經(jīng)演進(jìn)到了DDR5了,但市場(chǎng)上對(duì)經(jīng)典的DDR3SDRAM的需求仍然比較旺盛。測(cè)試痛點(diǎn)測(cè)試和驗(yàn)證電子設(shè)備中的DDR內(nèi)存,客戶一般面臨三大難題:如何連接DDR內(nèi)存管腳;如何探測(cè)和驗(yàn)證突發(fā)的讀寫脈沖信號(hào);配置測(cè)試系統(tǒng)完成DDR內(nèi)存一致性測(cè)試。DDR信號(hào)的讀寫分離方法;
7.時(shí)序?qū)τ跁r(shí)序的計(jì)算和分析在一些相關(guān)文獻(xiàn)里有詳細(xì)的介紹,下面列出需要設(shè)置和分析的8個(gè)方面:1)寫建立分析:DQvs.DQS2)寫保持分析:DQvs.DQS3)讀建立分析:DQvs.DQS4)讀保持分析:DQvs.DQS5)寫建立分析:DQSvs.CLK6)寫保持分析:DQSvs.CLK7)寫建立分析:ADDR/CMD/CNTRLvs.CLK8)寫保持分析:ADDR/CMD/CNTRLvs.CLK
一個(gè)針對(duì)寫建立(WriteSetup)分析的例子。表中的一些數(shù)據(jù)需要從控制器和存儲(chǔ)器廠家獲取,段”Interconnect”的數(shù)據(jù)是取之于SI仿真工具。對(duì)于DDR2上面所有的8項(xiàng)都是需要分析的,而對(duì)于DDR3,5項(xiàng)和6項(xiàng)不需要考慮。在PCB設(shè)計(jì)時(shí),長(zhǎng)度方面的容差必須要保證totalmargin是正的。 DDR4信號(hào)質(zhì)量自動(dòng)測(cè)試軟件;測(cè)量DDR測(cè)試廠家現(xiàn)貨
DDR內(nèi)存條電路原理圖;信號(hào)完整性測(cè)試DDR測(cè)試維保
3.互聯(lián)拓?fù)鋵?duì)于DDR2和DDR3,其中信號(hào)DQ、DM和DQS都是點(diǎn)對(duì)點(diǎn)的互聯(lián)方式,所以不需要任何的拓?fù)浣Y(jié)構(gòu),然而例外的是,在multi-rankDIMMs(DualInLineMemoryModules)的設(shè)計(jì)中并不是這樣的。在點(diǎn)對(duì)點(diǎn)的方式時(shí),可以很容易的通過(guò)ODT的阻抗設(shè)置來(lái)做到阻抗匹配,從而實(shí)現(xiàn)其波形完整性。而對(duì)于ADDR/CMD/CNTRL和一些時(shí)鐘信號(hào),它們都是需要多點(diǎn)互聯(lián)的,所以需要選擇一個(gè)合適的拓?fù)浣Y(jié)構(gòu),圖2列出了一些相關(guān)的拓?fù)浣Y(jié)構(gòu),其中Fly-By拓?fù)浣Y(jié)構(gòu)是一種特殊的菊花鏈,它不需要很長(zhǎng)的連線,甚至有時(shí)不需要短線(Stub)。對(duì)于DDR3,這些所有的拓?fù)浣Y(jié)構(gòu)都是適用的,然而前提條件是走線要盡可能的短。Fly-By拓?fù)浣Y(jié)構(gòu)在處理噪聲方面,具有很好的波形完整性,然而在一個(gè)4層板上很難實(shí)現(xiàn),需要6層板以上,而菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)在一個(gè)4層板上是容易實(shí)現(xiàn)的。另外,樹(shù)形拓?fù)浣Y(jié)構(gòu)要求AB的長(zhǎng)度和AC的長(zhǎng)度非常接近(如圖2)??紤]到波形的完整性,以及盡可能的提高分支的走線長(zhǎng)度,同時(shí)又要滿足板層的約束要求,在基于4層板的DDR3設(shè)計(jì)中,合理的拓?fù)浣Y(jié)構(gòu)就是帶有少短線(Stub)的菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)。信號(hào)完整性測(cè)試DDR測(cè)試維保