DDR5具備如下幾個特點:·更高的數(shù)據(jù)速率·DDR5比較大數(shù)據(jù)速率為6400MT/s(百萬次/秒),而DDR4為3200MT/s,DDR5的有效帶寬約為DDR4的2倍。·更低的能耗·DDR5的工作電壓為1.1V,低于DDR4的1.2V,能降低單位頻寬的功耗達20%以上·更高的密度·DDR5將突發(fā)長度增加到BL16,約為DDR4的兩倍,提高了命令/地址和數(shù)據(jù)總線效率。相同的讀取或?qū)懭胧聞宅F(xiàn)在提供數(shù)據(jù)總線上兩倍的數(shù)據(jù),同時限制同一存儲庫內(nèi)輸入輸出/陣列計時約束的風險。此外,DDR5使存儲組數(shù)量翻倍,這是通過在任意給定時間打開更多頁面來提高整體系統(tǒng)效率的關鍵因素。所有這些因素都意味著更快、更高效的內(nèi)存以滿足下一代計算的需求。DDR工作原理與時序問題;浙江通信DDR測試
DDR測試
制定DDR內(nèi)存規(guī)范的標準按照JEDEC組織的定義,DDR4的比較高數(shù)據(jù)速率已經(jīng)達到了3200MT/s以上,DDR5的比較高數(shù)據(jù)速率則達到了6400MT/s以上。在2016年之前,LPDDR的速率發(fā)展一直比同一代的DDR要慢一點。但是從LPDDR4開始,由于高性能移動終端的發(fā)展,LPDDR4的速率開始趕超DDR4。LPDDR5更是比DDR5搶先一步在2019年完成標準制定,并于2020年在的移動終端上開始使用。DDR5的規(guī)范(JESD79-5)于2020年發(fā)布,并在2021年開始配合Intel等公司的新一代服務器平臺走向商 機械DDR測試執(zhí)行標準DDR4關于信號建立保持是的定義;
DDR測試DDR/LPDDR簡介目前在計算機主板和各種嵌入式的應用中,存儲器是必不可少的。常用的存儲器有兩種:一種是非易失性的,即掉電不會丟失數(shù)據(jù),常用的有Flash(閃存)或者ROM(Read-OnlyMemory),這種存儲器速度較慢,主要用于存儲程序代碼、文件以及長久的數(shù)據(jù)信息等;另一種是易失性的,即掉電會丟失數(shù)據(jù),常用的有RAM(RandomAccessMemory,隨機存儲器),這種存儲器運行速度較快,主要用于程序運行時的程序或者數(shù)據(jù)緩存等。圖5.1是市面上一些主流存儲器類型的劃分
1.目前,比較普遍使用中的DDR2的速度已經(jīng)高達800Mbps,甚至更高的速度,如1066Mbps,而DDR3的速度已經(jīng)高達1600Mbps。對于如此高的速度,從PCB的設計角度來幫大家分析,要做到嚴格的時序匹配,以滿足信號的完整性,這里有很多的因素需要考慮,所有的這些因素都有可能相互影響。它們可以被分類為PCB疊層、阻抗、互聯(lián)拓撲、時延匹配、串擾、信號及電源完整性和時序,目前,有很多EDA工具可以對它們進行很好的計算和仿真,其中CadenceALLEGROSI-230和Ansoft’sHFSS使用的比較多。顯示了DDR2和DDR3所具有的共有技術要求和專有的技術要求DDR壓力測試的內(nèi)容方案;
DDR測試
DDR5的接收端容限測試
前面我們在介紹USB3.0、PCIe等高速串行總線的測試時提到過很多高速的串行總線由于接收端放置有均衡器,因此需要進行接收容限的測試以驗證接收均衡器和CDR在惡劣信號下的表現(xiàn)。對于DDR來說,DDR4及之前的總線接收端還相對比較簡單,只是做一些匹配、時延、閾值的調(diào)整。但到了DDR5時代(圖5.19),由于信號速率更高,因此接收端也開始采用很多高速串行總線中使用的可變增益調(diào)整以及均衡器技術,這也使得DDR5測試中必須關注接收均衡器的影響,這是之前的DDR測試中不曾涉及的。 協(xié)助DDR有那些工具測試;通信DDR測試產(chǎn)品介紹
DDR存儲器信號和協(xié)議測試;浙江通信DDR測試
這里有三種方案進行對比考慮:一種是,通過過孔互聯(lián)的這個過孔附近沒有任何地過孔,那么,其返回路徑只能通過離此過孔250mils的PCB邊緣來提供;第二種是,一根長達362mils的微帶線;第三種是,在一個信號線的四周有四個地過孔環(huán)繞著。圖6顯示了帶有60Ohm的常規(guī)線的S-Parameters,從圖中可以看出,帶有四個地過孔環(huán)繞的信號過孔的S-Parameters就像一根連續(xù)的微帶線,從而提高了S21特性。
由此可知,在信號過孔附近缺少返回路徑的情況下,則此信號過孔會增高其阻抗。當今的高速系統(tǒng)里,在時延方面顯得尤為重要。 浙江通信DDR測試